據(jù)eeNews報道,IMEC首席執(zhí)行官Luc van den Hove在未來大會(Futures conference)上表示:“我們相信摩爾定律不會終結(jié),但需要很多方面共同做出貢獻(xiàn)。”
他提到了幾代器件架構(gòu),從FinFET器件到插板和原子通道器件,以及新材料和ASML的High-NA光刻機(jī)的引入,這需要很多年的時間。目前正在安裝的NA原型設(shè)備將在2024年投入商用?!拔覀兿嘈牛饪坦ぞ邔涯柖蓴U(kuò)展到相當(dāng)于1nm的一代以下。”
但其也表示,為了邁向更先進(jìn)制程,需要開發(fā)新的器件架構(gòu),以及推動標(biāo)準(zhǔn)單元的縮小。在FinFET已經(jīng)成為從10nm到3nm的主流技術(shù)的基礎(chǔ)上,“從2nm開始,由納米薄片堆疊而成的GAA架構(gòu)將是最有可能的概念?!?/span>
他提到了IMEC開發(fā)的forksheet架構(gòu)?!斑@使得我們可以用屏障材料將N和P通道更緊密地連接在一起,這將是一種將柵極擴(kuò)展到超過1nm的選擇。接下來,你可以把N和P通道放在一起,以進(jìn)一步擴(kuò)大規(guī)模,我們相信我們已經(jīng)開發(fā)了這些架構(gòu)的第一個版本?!?/span>
使用鎢或鉬的新材料,可以為2028年的1nm(A10)工藝和2034年的4埃米(A4)和2036年的2埃米(A2)結(jié)構(gòu)制造出相當(dāng)于幾個原子長度的柵極。
與此同時,互聯(lián)性能也需要改善。“一個有趣的選擇是將電力輸送移到晶圓的背面。這為前端的互連留下了更多的設(shè)計靈活性。所有這些都會導(dǎo)致未來15到20年的規(guī)模擴(kuò)大?!?/span>
未來的系統(tǒng)芯片設(shè)備將使用TSV和微凸點(diǎn)技術(shù)進(jìn)行芯片的3D堆疊集成,并使用不同制程芯片完成不同的任務(wù),使得多個3D芯片需要連接在一個硅中介層上。
“我們一直在開發(fā)所有這些技術(shù),就在我們說話的時候,這些技術(shù)正在逐漸被工業(yè)界采用。”